English
Language : 

VG36641641DT-6 Datasheet, PDF (2/69 Pages) List of Unclassifed Manufacturers – CMOS Synchronous Dynamic RAM
VIS
Pin Configurations
VG36644041DT / VG36648041DT / VG36641641DT
CMOS Synchronous Dynamic RAM
VG36644041 ( x4 )
VG36648041 ( x8 )
VG36641641 ( x16 )
VDD
VDD
VDD
1
54
NC
DQ0
DQ0
2
53
VDDQ
VDDQ
VDDQ
3
52
NC
NC
DQ1
4
51
DQ0
DQ1
DQ2
5
50
VSSQ
VSSQ
VSSQ
6
49
NC
NC
DQ3
7
48
NC
DQ2
DQ4
8
47
VDDQ
VDDQ
VDDQ
9
46
NC
NC
DQ5
10
45
DQ1
DQ3
DQ6
11
44
VSSQ
VSSQ
VSSQ
12
43
NC
NC
DQ7
13
42
VDD
VDD
VDD
14
41
NC
NC
LDQM 15
40
/WE
WE
WE
16
39
/CAS
/CAS
/CAS 17
38
/RAS
/RAS
/RAS 18
37
/CS
/CS
/CS
19
36
A13/BA0 A13/BA0 A13/BA0 20
35
A12/BA1 A12/BA1 A12/BA1 21
34
A10
A10
A10
22
33
A0
A0
A0
23
32
A1
A1
A1
24
31
A2
A2
A2
25
30
A3
A3
A3
26
29
VDD
VDD
VDD
27
28
VSS
DQ15
VSSQ
DQ14
DQ13
VDDQ
DQ12
DQ11
VSSQ
DQ10
DQ9
VDDQ
DQ8
VSS
NC
UDQM
CLK
CKE
NC
A11
A9
A8
A7
A6
A5
A4
VSS
VSS
DQ7
VSSQ
NC
DQ6
VDDQ
NC
DQ5
VSSQ
NC
DQ4
VDDQ
NC
VSS
NC
DQM
CLK
CKE
NC
A11
A9
A8
A7
A6
A5
A4
VSS
VSS
NC
VSSQ
NC
DQ3
VDDQ
NC
NC
VSSQ
NC
DQ2
VDDQ
NC
VSS
NC
DQM
CLK
CKE
NC
A11
A9
A8
A7
A6
A5
A4
VSS
Pin Descriptions
Pin Name
Function
CLK
Master Clock
CKE
Clock Enable
/CS
Chip Select
/RAS
Row Address Strobe
/CAS
Column Address Strobe
/WE
Write Enable
DQ0 ~ DQ15 Data I/O
Pin Name
DQM
A0-11
BA0,1
VDD
VDDQ
VSS
VSSQ
Function
DQ Mask Enable
Address Input
Bank Address
Power Supply
Power Supply for DQ
Ground
Ground for DQ
Document :1G5-0177
Rev.2
Page 2