English
Language : 

CY7C1366C_12 Datasheet, PDF (5/32 Pages) Cypress Semiconductor – 9-Mbit (256 K × 36/512 K × 18) Pipelined DCD Sync SRAM
CY7C1366C, CY7C1367C
Pin Configurations (continued)
Figure 2. 119-ball BGA (14 × 22 × 2.4 mm) pinout (2 Chip Enable with JTAG)
CY7C1366C (256 K × 36)
1
2
3
4
5
6
7
A
VDDQ
A
A
ADSP
A
A
VDDQ
B NC/288M CE2
C NC/144M A
A
ADSC
A
A
VDD
A
A NC/576M
A
NC/1G
D
DQC
DQPC
VSS
E
DQC
DQC
VSS
F
VDDQ
DQC
VSS
NC
CE1
OE
VSS
DQPB
DQB
VSS
DQB
DQB
VSS
DQB
VDDQ
G
DQC
DQC
BWC
ADV
BWB
DQB
DQB
H
DQC
DQC
VSS
GW
VSS
DQB
DQB
J
VDDQ
VDD
NC
VDD
NC
VDD
VDDQ
K
DQD
DQD
VSS
CLK
VSS
DQA
DQA
L
DQD
DQD
BWD
NC
BWA
DQA
DQA
M
VDDQ
DQD
VSS
BWE
VSS
DQA
VDDQ
N
DQD
DQD
VSS
A1
VSS
DQA
DQA
P
DQD
DQPD
VSS
A0
R
NC
A
MODE
VDD
VSS
DQPA
DQA
NC
A
NC
T
NC NC/72M A
A
A NC/36M ZZ
U
VDDQ
TMS
TDI
TCK
TDO
NC
VDDQ
Document Number: 38-05542 Rev. *J
Page 5 of 32