English
Language : 

AK8158A Datasheet, PDF (4/10 Pages) Asahi Kasei Microsystems – Multi Clock Generator with VCXO
[AK8158A]
2-2)端子機能説明
端子番号 端子名
説明
1
S0
CLK1/CLK2/CLK3/CLK4出力設定端子(周波数設定表を参照)
内部プルアップ 360kΩ
2
S1
CLK1/CLK2/CLK3/CLK4出力設定端子(周波数設定表を参照)
内部プルアップ 360 kΩ
3
VIN
VCXO制御電圧入力端子
固定周波数で使用する場合はVDDに接続してください。
4
VDD1 電源端子1
5
GND1 接地端子1
6
CLK1 クロック出力端子1 74.25MHzまたは74.1758MHzを出力します。
7
CLK2
クロック出力端子2 25.00MHzを出力します。
設定により出力停止状態になります。 内部プルダウン 510kΩ
8
GND GND に接続して下さい。
9
REFOUT 27.000MHzを出力します。
クロック出力端子3 12.000MHz,24.000MHz,4.9152MHzまたは24.576MHzを
10
CLK3
出力します。
11
CLK4 クロック出力端子4 33.333MHZを出力します。
12
GND2 接地端子2
13
VDD2 電源端子2
14
S2
CLK1/CLK2/CLK3/CLK4出力設定端子(周波数設定表を参照)
内部プルアップ 360kΩ
15
VDD3 電源端子3
水晶振動子接続端子
16
X2
外部クロック入力端子
17
GND GND に接続して下さい。
18
GND GND に接続して下さい。
19
GND GND に接続して下さい。
水晶振動子接続端子
20
X1
外部クロック入力は開放にしてください。
注意: パッケージ裏面の露出パッドは、GND 接続またはオープンにして下さい。
2-3)周波数設定テーブル
S2
(Pin 14)
S1
(Pin 2)
S0
(Pin 1)
L
L
L
L
L
H
L
H
L
L
H
H
H
L
L
H
L
H
H
H
L
H
H
H
CLK1
(Pin 6)
74.250MHz
74.250MHz
74.1758MHz
74.1758MHz
74.250MHz
74.250MHz
74.1758MHz
74.1758MHz
CLK2
(Pin 7)
25.000MHz
25.000MHz
25.000MHz
25.000MHz
25.000MHz
OFF
25.000MHz
25.000MHz
CLK3
(Pin 10)
24.000MHz
12.000MHz
24.000MHz
12.000MHz
24.576MHz
24.000MHz
24.576MHz
4.9152MHz
CLK4
(Pin 11)
33.333MHz
33.333MHz
33.333MHz
33.333MHz
33.333MHz
33.333MHz
33.333MHz
33.333MHz
MS1335-J-00
-4-
2011/10