English
Language : 

AK8150C Datasheet, PDF (4/8 Pages) Asahi Kasei Microsystems – 12MHz Clock Generator
ASAHIKASEI
[AK8150C]
2-4)DC特性
項目
高レベル入力電圧
低レベル入力電圧
入力リーク電流
入力リーク電流
高レベル出力電圧
(VOH)
低レベル出力電圧
(VOL)
VDD=1.7-1.9V,VDDO1,VDDO2=1.7-1.9Vor2.7-3.3V Ta=-20~85℃
端子
MIN
TYP
MAX
単位
備考
ICLK
SEL
ICLK
SEL
ICLK
SEL
REF
12M
REF
12M
0.8*VDDI
VSS
-10
-10
0.8*VDDO1
0.8*VDDO2
VDDI
V VDDI=3.0V±10% or
VDDI=1.7~1.9V
0.2*VDDI V VDDI=3.0V±10% or
VDDI=1.7~1.9V
+10
uA
+40
uA
V Ioh=-5mA
Ioh=-5mA
0.2*VDDO1 V Iol= 5mA
0.2*VDDO2
Iol= 5mA
VDDI:入力信号を駆動する IC の電源電圧
2-5)AC特性
VDD=1.7-1.9V,VDDO1,VDDO2=1.7-1.9Vor2.7-3.3V Ta=-20~85℃
項目
外部入力 CLK
周波数
外部入力 CLK
デューティーサイクル
出力周波数1
端子
MIN
TYP
MAX 単位
ICLK
38.00
MHz
ICLK
50
%
12M
12.00
MHz
備考
出力周波数2
REF
38.00
19.00
MHz SEL=L
MHz SEL=H
出力 CLK
REF
立ち上がり時間
4.0
ns Cp1 =30pF
0.2*VDDO1→0.8*VDDO1 *1
12M
出力 CLK
REF
立ち下がり時間
4.0
ns Cp2 =30pF
0.2*VDDO2→0.8*VDDO2 *1
4.0
ns Cp1 =30pF
0.2*VDDO1→0.8*VDDO1 *1
12M
4.0
ns Cp2 =30pF
0.2*VDDO2→0.8*VDDO2 *1
出力 CLK ジッタ
12M
120
ps Cp1=30pF, 1000cycle
(ピリオド p-p)
1σ=25pstyp
*1
出力 CLK ジッタ
12M
200
ps Cpl=30pF, 1000cycle
(サイクル to サイクル p-p)
1σ=50pstyp
*1
出力 CLK
12M
45
50
55
% Cp1=30pF
デューティーサイクル
*1
出力 CLK
REF
40
50
60
% 38MHz 出力時(SEL=”L”)
デューティーサイクル
Cp2=30pF *1 *2
REF
45
50
55
% 19MHz 出力時(SEL=”H”)
Cp2=30pF *1
パワーアップ時間
12M
REF
3
ms *1
*3
*1 設計値
*2 ICLK 入力 DUTY が 50%の場合
*3 電源が VDD 電圧に達した後、出力が所定の周波数の±0.1%に安定するまでの時間
MS0678-J-00
-4-
2007/10