English
Language : 

AK8130F Datasheet, PDF (3/8 Pages) Asahi Kasei Microsystems – Multi Clock Generator with VCXO
[AK8130F]
2-2)端子機能説明
端子番号
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
端子名
X1
S0
S1
VIN
VDD1
GND1
CLK1
CLK2
REFOUT
CLK3
CLK4
GND2
VDD2
S2
VDD3
X2
説明
水晶振動子接続端子
外部クロック入力時は開放にしてください。
CLK1/CLK2/CLK3/CLK4出力設定端子(周波数設定表を参照)
内部プルアップ 360kΩ
CLK1/CLK2/CLK3/CLK4出力設定端子(周波数設定表を参照)
内部プルアップ 360 kΩ
VCXO制御電圧入力端子
外部入力、固定周波数で使用する場合はVDDに接続してください。
電源端子1
接地端子1
クロック出力端子1 74.1758MHzを出力します。
設定により出力停止状態になります。 内部プルダウン 510kΩ
クロック出力端子2 20.000MHzまたは25.00MHzを出力します。
27.000MHzを出力します。
クロック出力端子3 12.000MHz,24.000MHzまたは4.9152MHzを出力し
ます。
クロック出力端子4 50.000MHZを出力します。
接地端子2
電源端子2
CLK1/CLK2/CLK3/CLK4出力設定端子(周波数設定表を参照)
内部プルアップ 360kΩ
電源端子3
水晶振動子接続端子
外部クロック入力端子
2-3)周波数設定テーブル
S2
(Pin 14)
L
L
L
L
H
H
H
H
S1
(Pin 3)
L
L
H
H
L
L
H
H
S0
(Pin 2)
L
H
L
H
L
H
L
H
CLK1
(Pin 7)
74.1758MHz
74.1758MHz
74.1758MHz
74.1758MHz
74.1758MHz
74.1758MHz
OFF
OFF
CLK2
(Pin 8)
25.000MHz
20.000MHz
25.000MHz
20.000MHz
25.000MHz
20.000MHz
25.000MHz
20.000MHz
CLK3
(Pin 10)
24.000MHz
24.000MHz
12.000MHz
12.000MHz
4.9152MHz
4.9152MHz
4.9152MHz
4.9152MHz
CLK4
(Pin 11)
50.000MHz
50.000MHz
50.000MHz
50.000MHz
50.000MHz
50.000MHz
50.000MHz
50.000MHz
MS1078-J-00
-3-
2009/4