English
Language : 

AK8128ME Datasheet, PDF (3/10 Pages) Asahi Kasei Microsystems – Multi Clock Generator for Audio
[AK8128ME]
2-2)端子機能説明
端子番号
端子名
(端子タイ
プ)
VDD2
1
(PWR)
VSS2
2
(PWR)
3
CLKIN
(DI)
4
VSS1
(PWR)
5
VDD1
(PWR)
CLK1
6
(DO)
S1
7
(DI)
S0
8
(DI)
9
TEST
(DI)
10
CLK2
(DO)
PWR :電源
DI :デジタル入力
DO :デジタル出力
説明
電源端子
GND 端子
外部クロック入力端子
Table 1 を参照して下さい。
GND 端子
電源端子
クロック出力端子1
Table 1 を参照して下さい。
クロック入出力設定端子
Table 1 を参照して下さい。
内部プルアップ 400 kΩ。
クロック入出力設定端子
Table 1 を参照して下さい。
内部プルアップ 400 kΩ および内部プルダウン 400 kΩ。
GND に接続して下さい。
内部プルダウン 400 kΩ。
クロック出力端子2
Table 1 を参照して下さい。
2-3)周波数設定テーブル
Table 1: CLK1-2 Clock Output Frequency
Selection Pin
Clock Input Frequency (MHz)
Clock Output Frequency (MHz)
S0
S1
(Pin 8) (Pin 7)
CLKIN
(Pin 3)
CLK1
(Pin 6)
CLK2
(Pin 10)
L
L
L
H
M
L
M
H
H
L
H
H
2.8224
11.2896
3.072
12.288
27.000
27.000
24.576
24.576
24.576
24.576
45.000
46.40625
11.2896
11.2896
11.2896
11.2896
“L” Output
“L” Output
MS1293-J-00
-3-
2011/04