English
Language : 

AK8153A Datasheet, PDF (2/6 Pages) Asahi Kasei Microsystems – 12MHz&60/72.0MHzOutput Clock Generator
1.端子説明
1-1)端子配置図
1:12M
2: SEL
3: ICLK
[AK8153A]
6: VDD
5: GND
4: REF
1-2)端子機能説明
端子番号
1
端子名
(端子タイプ)
12M
(DO)
2
SEL
(DI)
3
ICLK
(DI)
4
REF
(DO)
5
GND
(PWR)
6
VDD
(PWR)
PWR:電源
DO :デジタル出力
DI :デジタル入力
説明
12.0MHz出力端子
60.0MHzまたは72.0MHzのICLK端子入力を分周して、12.0MHzのクロックを
出力します。出力電圧は1.8V出力です。
ICLK入力設定端子
ICLK端子に入力する周波数を設定します。1.8V入力です。
SEL=L:60.0MHz H:72.0MHz
クロック入力端子
60.0MHzまたは72.0MHzのクロックを入力して下さい。入力周波数はSEL端子
で設定します。1.8V入力です。
【重要】ICLKは常に入力して下さい。ICLKを停止すると、所定の出力周波
数以外のクロックが12M端子、REF端子より出力されます。
CMOSセンサー用クロック出力端子
ICLK端子入力から入力した60.0MHzまたは72.0MHzのクロックを出力します。
出力電圧は1.8Vです。
接地端子
0Vを接続して下さい。
コア用電源端子
1.8Vを供給して下さい。
1-3)入力 CLK 周波数設定
SEL 端子により、ICLK 周波数に対応した分周数の設定を行います。
SEL ICLK周波数 出力CLK端子 出力CLK周波数
L 60.00MHz
12M
REF
12.00MHz
60.00MHz
H 72.00MHz
12M
REF
12.00MHz
72.00MHz
MS1232-J-00
-2-
2010/9