English
Language : 

AK8150B Datasheet, PDF (2/8 Pages) Asahi Kasei Microsystems – 12MHz Clock Generator
ASAHIKASEI
1.端子説明
1-1)端子配置図
1:REF
2:ICLK
3:SEL
4:VDDO1
[AK8150B]
8:VDD
7:GND
6:VDDO2
5:12M
1-2)端子機能説明
端子番号
端子名
(端子タイプ)
1
REF
(DO)
2
ICLK
(DI)
3
SEL
(DI)
4
VDDO1
(PWR)
5
12M
(DO)
6
VDDO2
(PWR)
7
GND
(PWR)
8
VDD
(PWR)
PWR:電源
DO :デジタル出力
DI :デジタル入力
説明
CCDセンサー用クロック出力端子
ICLK端子に入力するクロックを分周(分周比は1又は1/2)して出力しま
す。分周比はSEL端子で設定します。
出力電圧は1.8Vまたは3.0V出力で、VDDO1端子で設定します。
クロック入力端子
36.00MHzのクロックを入力して下さい。
1.8Vまたは3.0V入力です。
【重要】ICLKは常に入力して下さい。ICLKを停止すると、所定の出
力周波数以外のクロックが12M端子、REF端子より出力されます。
REF出力設定端子
ICLK端子入力を分周してREF端子に出力する際の分周比を設定します。
SEL=L:1分周 H:2分周
1.8Vまたは3.0V入力です(200kΩのプルダウン抵抗内蔵)。
出力端子用電源端子1
REF端子用の電源端子です。1.8Vまたは3.0Vを供給して下さい。
12MHz出力端子
内蔵PLLで生成された12MHzのクロックを出力します。
出力電圧は1.8Vまたは3.0V出力で、VDDO2端子で設定します。
出力端子用電源端子2
12M端子用の電源端子です。1.8Vまたは3.0Vを供給して下さい。
接地端子
0Vを接続して下さい。
コア用電源端子
1.8Vを供給して下さい。
MS0640-J-01
-2-
2007/6